Thứ Ba, 1 tháng 7, 2014

Tính năng nền tảng thử nghiệm vận hành HM65


Tính năng nền tảng thử nghiệm vận hành HM65




Ngày hôm nay, có một hội đồng quản trị tốt để làm một thử nghiệm nhỏ KL9, lật ngược một số suy đoán trước đó. Một số vấn đề dường như rõ ràng hơn, và một số vẫn không thể giải thích.

Kiểm tra 1:
Sau khi loại bỏ BIOS, đo theo PCH PWROK và PROCPWRGD bình thường?
Loại bỏ các chip BIOS.

Hiện tượng: sức mạnh để kích hoạt 0.25A xuống, tiếp theo tự động điện xuống và sau đó lặp đi lặp lại chu kỳ. Trong khi đó + VCC_CORE chưa sinh.

(Bởi vì nó sẽ cung cấp năng lượng xuống dưới tín hiệu đo được chỉ có một mức độ ngắn hoặc dạng sóng, sớm rơi)



Kết quả đo thu được:
PWROK không ảnh hưởng đến BIOS. (Các tín hiệu được gửi bởi chip EC PCH)
Các PROCPWRGD không sản xuất.

Kiểm tra hai:
Sau đó tiếp tục làm gỡ lỗi:
Sự phục hồi chip BIOS, sẽ bị ngắt kết nối tín hiệu VRON.
(Mục đích là để đo thời gian và thế hệ CPU điện áp điện áp khác trước khi tất cả đều bình thường, bởi vì hiện tại sẽ vẫn ra bo mạch chủ VRON, không phải là sức mạnh xuống, dễ dàng và đo lường chính xác)
Hiện tượng: Công suất 0.33A giữ, không tắt điện; + VCC_CORE không được tạo ra.


Trước và sau khi thế hệ của PROCPWRGD có thể nhìn thấy là chịu sự tác động của chip BIOS.
Và PROCPWRGD, CLKOUT_DMI_N, CLKOUT_DMI_P, DRAMPWROK trước VRON (hoặc đồng thời) đã được sản xuất.
Hơn nữa, ngoài PROCPWRGD tín hiệu này bên ngoài, CLKOUT_DMI_N, CLKOUT_DMI_P, thế hệ DRAMPWROK không cần phải tham gia trong BIOS.
HM55 và hai nền tảng trước đó và thời gian là hoàn toàn khác nhau.

Kiểm tra ba:
Ngắt kết nối PROCPWRGD tín hiệu này.
Hiện tượng: Công suất 0.34A giữ, không tắt điện; + VCC_CORE không được tạo ra.
(Và ngắt kết nối VRON tín hiệu hiện tượng gần như là)

Kiểm tra Bốn :
Ngắt kết nối tín hiệu PWROK.
Hiện tượng: sức mạnh quyền lực 0.54A xuống, sau đó tắt điện tự động sau khi power-on, chu kỳ lặp đi lặp lại. Nhưng + VCC_CORE đã sản xuất, IMVP_PWRGD cũng được phát hành chip VRM


Điều này cho thấy mặc dù thời gian tín hiệu PWROK hơn PROCPWRGD phía trước, nhưng các tín hiệu không ảnh hưởng đến PROCPWRGD ra vấn đề, thậm chí + VCC_CORE thế hệ điện áp.
Và do đó dường như suy đoán: PROCPWRGD là một điều kiện cần thiết + điện áp VCC_CORE tạo ra (đó là sự tham gia gián tiếp), trong khi tín hiệu PWROK hoặc trực tiếp hoặc gián tiếp, dường như không liên quan đến thế hệ điện áp + VCC_CORE.



Nhưng PWROK tín hiệu gây ra khuyết tật Down và tự động khởi động lại lặp đi lặp lại hiện tượng, đó là tương tự như BIOS để loại bỏ một phần của hiện tượng này. Tại sao điều này là như vậy, tôi không biết làm thế nào để giải thích. Chào mừng tất cả mọi người lại với nhau để thảo luận!



Kiểm tra năm:
Cũng ngắt kết nối CLKOUT_DMI_N (CLK_CPU_BCLKN) và CLKOUT_DMI_P (CLK_CPU_BCLKP) hai tín hiệu.
Hiện tượng: Công suất 0.34A giữ, không tắt điện; + VCC_CORE không được tạo ra.

(Và ngắt kết nối VRON tín hiệu hiện tượng gần như là)

Kiểm tra sáu:
Chỉ ngắt kết nối CLKOUT_DMI_P (CLK_CPU_BCLKP) mà một tín hiệu.
Hiện tượng: màn hình hiển thị khởi động hoàn toàn bình thường.
Đây là một hiện tượng lạ thỉnh thoảng tìm thấy, làm thế nào để giải thích?
Tôi hy vọng chúng ta nói về những ý tưởng của họ
Thử nghiệm so sánh thử nghiệm II và ba năm thử nghiệm:
Không phải là nó có thể được để tin rằng, mô-đun CPU làm việc bên trong SVID ba điều kiện là:


Khi SVID thiếu đồng hồ và thiết lập lại mô-đun, cho thấy hiện tượng này nên là:

Điện-0.34A duy trì, + điện áp VCC_CORE không được tạo ra.

Hay nói cách khác, khi các chip VRM không thể đọc thông tin từ các mô-đun CPU trong các hiện tượng SVID:

Điện-0.34A duy trì, + điện áp VCC_CORE không được tạo ra.

Các điều kiện cho sự tham gia + điện áp VCC_CORE tạo ra được liệt kê dưới đây:



Theo đó, đoán trước được sửa đổi như sau:
Tín hiệu VID được lưu trữ trong các mô-đun phần mềm CPU SVID ROM.
Con chip PCH trong để có được 3 VS5, 3 V, 1,05 V, 1,8 V, 1,5 V và 0,85 V cung cấp, các mô-đun đồng hồ tổng thể nội bộ được khởi tạo PCH để làm việc, 25 triệu tinh thể dao động khởi động. Sau đó, mô-đun PCH con chip tách khác nhau chủ đồng hồ đồng hồ tần số phân phối chip CPU và các tính năng khác. Trong khi đó chip BIOS có nguồn cung cấp điện 3 V sau, PCH chip chip bắt đầu giao tiếp với BIOS, BIOS đọc một phần của chương trình và thực hiện. PCH ban hành PROCPWRGD với CPU.
Module CPU trong SVID 1,05 V cung cấp và đã được phát hành bởi con chip PCH CLK_CPU_BCLKP, đồng hồ CLK_CPU_BCLKN. Một lần PROCPWRGD đến, SVID mô-đun được thiết lập lại để bắt đầu hoạt động. Như một thiết bị SMB tổng thể, mô-đun SVID chip CPU VRM bằng cách đặt một cuộc gọi đến DATA và CLK xe buýt, chờ đợi để đọc các thiết lập điện áp VRM con chip. Khi các chip VRM có được quyền lực (+ VIN và 5 V), và VRON tín hiệu mở, chip VRM cuộc gọi mô-đun thực hiện trong phản ứng CPU SVID, và đọc các thiết lập điện áp. Sau khi chính sức mạnh của CPU + VCC_CORE sản phẩm, chip VRM phát ra một tín hiệu cho các chip PCH làm PG thiết lập lại.

Sưu tầm nguồn được translate.google.com.vn dịch từ http://www.heimafix.com/thread-54490-1-1.html

1 nhận xét Tính năng nền tảng thử nghiệm vận hành HM65

  1. bài viết rất hay cảm ơn anh đã chia sẻ nó .mà anh có thể cho em hỏi thêm 1 số điều kiện khi nào để máy có thể nhận ram không ạ

    Trả lờiXóa

Top